Definición: ¿Qué significa Double Data Rate (DDR)?
La velocidad de datos doble (DDR) es la versión avanzada de la memoria de acceso aleatorio dinámica síncrona (SDRAM). SDRAM espera las señales de reloj antes de responder a las entradas de control. DDR utiliza los flancos ascendente y descendente de la señal del reloj. La diferencia entre SDRAM y DDR no es la velocidad, sino la cantidad de veces que se transmiten los datos con cada ciclo. DDR transfiere datos dos veces por ciclo de reloj, mientras que SDRAM envía señales una vez por ciclo de reloj. Se utilizan las mismas frecuencias para ambos. Sin embargo, DDR usa ambos lados del reloj, mientras que SDRAM usa solo uno. DDR está desactualizado pero todavía se usa, como para la salida de convertidores analógicos a digitales. Las versiones actualizadas de DDR son DDR2 y DDR3.
DDR también se conoce como tasa de bombeo dual, tasa de bombeo doble o tasa de transición doble.
Techinfo explica Double Data Rate (DDR)
DDR se usa junto con microprocesadores para transportar datos entre la unidad central de procesamiento (CPU) y el puente norte, que es uno de los dos chips en el chipset lógico central. Esta vía se llama autobús frontal. DDR también se utiliza para DDR SDRAM, Ultra-3 SCSI, puertos de gráficos acelerados y el bus HyperTransport en los procesadores Athlon 64 de AMD. DDR tiene una velocidad de reloj de memoria de al menos 200MHz. El DDR se hizo muy popular rápidamente porque era más barato, ofrecía el doble de velocidad de transferencia y consumía menos energía que los módulos SDRAM más antiguos, que gastaban 3.3 voltios en comparación con los 2.6 voltios del DDR. DDR también produce menos calor que SDRAM. La SDRAM se volvió obsoleta a medida que la Asociación de Tecnología de Estado Sólido del Consejo Conjunto de Ingeniería de Dispositivos Electrónicos (JEDEC) desarrolló nuevos estándares para DRAM síncronas DDR, así como varios otros módulos de memoria basados en DDR.
El módulo DDR utiliza un conector de 184 pines. Tanto el DDR como el DDR2 más nuevo utilizan un bus de datos de 64 bits de ancho. DDR2 y DDR3 utilizan módulos de memoria dual en línea de 240 pines. Para asegurarse de que el módulo correcto esté insertado correctamente en la placa base, los módulos DDR, DDR2 y DDR3 se codifican de manera diferente. Mejorando el doble bombeo de DDR, hay nuevos módulos con bombeo cuádruple. El bombeo de velocidad de datos cuádruple transmite datos en cuatro puntos del ciclo del reloj. Este módulo entrega cuatro bits de datos por línea de señal por ciclo de reloj. El bombeo cuádruple funciona al doble de la frecuencia de la señal del reloj, mientras que el DDR funciona a la misma frecuencia.